13 2019-06 |
地和电源引脚在器件的相对侧 在些集成电路中,地和电源引脚在器件的相对侧。这种几何形状只能采用较长的走线才能把去耦电容器连接起来。在这种情况下,一个好的方法是把电源和地引脚直接连接到地和电源平面。这种几何形状的耦合能量可以来自于接在地和电源平面之间的电容。市场上可用的去耦电容器的范围很广。球类栅阵列电容器的寄生串联电感值低至60pH,而单个... |
06 2019-06 |
考虑二极管作为端接的一部分时,必须注意二极管具有电容性 在考虑二极管作为端接的一部分时,必须注意二极管具有电容性。当一个阶跃波形的前沿到达高阻抗的线路终端时会发生什么?线路的末端电压增加直到一些输人器件损坏,进而导通以提供了钳位作用。电压持续增加直到钳位电流等于传输线电流。这需要一个小的反射波和由线路特性阻抗定义的正向电流。例如,如果反射电压是+0.6V,特性阻抗是... |
27 2019-05 |
每一条走线和每个器件都是不一样的 由于这些因素的影响,很难精确地预测波形结果以及逻辑电平的建立时间。每一条走线和每个器件都是不一样的。幸运的是,数字逻辑的波形并不是至关重要的。唯一重要的是在时钟信号改变状态时,电压在可以接受的范围内。在数字设计中建立包含电源电压变化、共模电压幅值、噪声、反射电平、温度、湿度、线路损耗和终端效应的误差预估模型。这... |
25 2019-05 |
PC板外表面的走线有一层环氧玻璃钢来把电源或者地平面分开 注意储存在电容器中的场能量源在地和电源平面之间,传输线上的波速度U比光速稍慢。因为电容与介电常数成反比,波的速度与介电常数的平方根成反比。沿着电路走线的速度般来说大约为6in/ns。在逻辑信号上升时间的信号传播的距离提供了一个良好的参考点。如果一个传输线的长度比这个距离的四分之一短,那么传输线的端接通常是不需要... |
23 2019-05 |
时钟线是个传输线 注意在下一个时时种过程开始时,所有的智力政应必须建立在可接受的最大的时钟频率。k的电平,服站情况的建立时间决定了集成电路(IC)与外部时钟暂态时间(时钟上升和下降沿)相关。如果上升信号或者利用内部时钟以避免这慢,那么内部逻辑不能以正确确的时序工作,导致错误,些集成电路重新产生时种错误。在一些器件中,内部时钟可以... |
20 2019-05 |
集肤效应限制了了逻辑电流在地平面的穿透 集肤效应限制了了逻辑电流在地平面的穿透。一盎司镀铜意味着每平方英尺的面积上有一盎司铜,2盎司]铜的厚度大约是0.3mm。在10MHz时,这个厚度的铜在每平方毫米面积上的电阻是390pn0.在10MHz时的集肤深度只有0.02mm.这意味着即使很薄的铜层也可以有效传输逻辑信号。这个厚度给制造商提供了相应参数,而无... |
18 2019-05 |
地平面限制制逻辑信号的场的传输 地平面不是屏蔽层,地平面限制制逻辑信号的场的传输,并为传输线电流提供返能量穿过并概合到其他电路。每个电流环都见准不难部到限制这些环算是感性的,会院制时行神准、用造感够地,也个辐射源,这引起了敏感性问题。注意地平面是一个工艺技术,它可以使电路工作在高速时钟频率。逻辑走线利用走线和地平面之间的空间来传输场能量。这个... |
18 2019-05 |
通孔的几种常见作用 注意通孔一般用来安装器件,也可以起到过孔的作用。4层电路板的排列方式有三种。第一种方式是电源和地平面埋在内层。层的排列如下:第1层:走线层。第2层:地平面层。第3层:电源平面层。第4层:走线层。第二种方式要求覆铜应用到走线层。(1)地平面层;(2)走线和电源孤岛层;(3)走线和地平面孤岛层;(4)电源面层。第三... |
17 2019-05 |
多层电路板允许利用一个或多个地平面 多层电路板允许利用一个或多个地平面,甚至电源平面以及分期平面来连接走线。为了增加元器件的密度,走线的宽度在外层可以细到sil,内层细到4i,甚至更细的走线,但是会增加电路板的成本。利用多层板时必须仔细考虑所增加的制造成本,特别是样机的成本。在大多数情况下,样机只有经历一个完整的生产周期才能制造出来。计算机仿真可... |
16 2019-05 |
数字设计包括时钟和非时钟逻辑 数字设计包括时钟和非时钟逻辑。本章重点讨论时钟逻辑。逻辑状态在时钟转变时改变,并且在一一个时钟周期中建立一个新的状态。时钟频率一直在增加,在写本书时,超过24GHz的频率正在应用。这个时钟频率的设计方法和10MHz的时钟频率的设计方法是不同的。要想成功设计高速时钟频率,必须理解信号与能量在传输线上的传播和反射。... |
14 2019-05 |
高频的集肤效应阻止电流在导体表面流动 高频的集肤效应阻止电流在导体表面流动。当元器件安装在导电表面,与导体面的结合方式很重要。如果电流必须集中在几个点,这就是感性连接。在低频时,这个电感不用考虑。在几兆赫兹的频率时,这个电感通过引人反馈或者串扰耦合影响元器件的性能。要认识到,如果有选择的话,就尽量不让流动电流集中在一点。举个例子,一个元器件铆接在位... |
13 2019-05 |
金属簧片屏蔽条和玻璃孔 一种形式的垫圈是金属簧片屏蔽条。一般较长,因此需要在门和门框之间做许名的法8经常需要屏蔽门周围的孔。门上的缝隙金属簧片屏蔽条可以提供许多并行的连接。如果单个连接很深,这个开口具有波导的特性。通常被锅片之间的连接大约为0.25in,间距为8in.这个簧片应该放置在一个折叠的盖内,保证这个片不缠住网。薄的导电层可镀... |
12 2019-05 |
电压进人到逻辑电平中将击穿集成电路 场H假定为平例1:假设个场E在100MHz时,在外壳内的值为面波,为10/377=0.027A/m。可以从式(6.8)得到场jB的磁感应强度B=3.33X-10Wb。感应电压的值10-8T。如果耦合环形面积为0.01m2,那么磁通为3.33X10为2πf乘以磁通,为0.2V。例2:当一个ESD脉冲从一个10cm... |
10 2019-05 |
滤波器用来衰减宽频率范围的信号经常采用分段方式 所有的分流电容器有一个串联电感,这也是限制谜波器性能的一个方面。有许多滤波器类型。滤波器可以是L型,型,T型或者是以上三种类型的混合。滤波器可以应用到一一个或者两个电源导体。简单的L型滤波器的电感器直接连接电源。线到线的电容器在负载侧提供了低阻抗源以满足阶跃能量的需要。滤波器电源侧的电感限制线路上脉冲电流流动。... |
09 2019-05 |
电源线路滤波器用来限制在两个硬件之间的干扰流动 电源线路滤波器用来限制在两个硬件之间的干扰流动。电源滤波器包括一系列接地的电感器和非接地的电源导体和分流电容器。电容器可以在两个电源导体之间或者从电源导体到设备地。NEC禁止滤波器元件与设备地串联放置,因为这样可能限制了故障电流流动。设计者经常需要现成的产品安装在硬件上。制造滤波器的常见组件包括一一个“闭合”开... |
|